当前位置: 附加器 >> 附加器发展 >> 数字IC设计工程师面试常问问题那些芯片
1.什么是亚稳态?为什么两级触发器可以防止亚稳态传播?亚稳态是指触发器无法在某个规定的时间段内到达一个可以确认的状态。使用两级触发器来使异步电路同步化的电路叫做“一位同步器”,只能对一位异步信号进行同步。
两级触发器可以防止亚稳态传播的原理:假设第一级触发器的输入不满足其建立保持时间,它在第一个脉冲沿到来之后输出的数据就为亚稳态,那么在下一个脉冲沿到来之前,其输出的亚稳态数据在一段恢复时间后必须稳定下来,而且稳定的数据必须满足第二级触发器的建立时间,如果都满足了,在下一个脉冲沿到来时,第二级触发器将不会出现亚稳态,因为其输入端的数据满足其建立保持时间。同步器有效的条件:第一级触发器进入到亚稳态后的恢复时间+第二级触发器的建立时间=时钟周期
2.时序约束的概念和基本策略?时序约束主要包括周期约束、偏移约束、静态时序路径约束三种。通过附加时序约束可以综合布线工具调整映射和布局布线,使设计达到时序要求。附加时序约束的一般策略是先附加全局约束,然后对快速和慢速例外路径附加专门约束。附加全局约束时,首先定义设计的所有时钟,对各时钟域内的同步元件进行分组,对分组附加周期约束,然后对FPGA/CPLD输入输出PAD附加偏移约束,对全组合逻辑的PADtoPAD路径附加约束。附加专门约束时,首先约束分组之间的路径,然后约束快、慢速例外路径和多周期路径,以及其他特殊路径。
3.附加约束的作用?(1)提高设计的工作频率(减少了逻辑和布线延时)(2)获得正确的时序分析报告(3)指定FPGA/CPLD的电气标准和引脚位置
据了解,在长沙有一个“国家新一代自主安全计算系统产业集群人才基地”,芯片实训是基地补贴的,个人免费,大家可以去问问。这个人才基地是为长沙多家高新企业产业集群进人才服务的,就业有保障;基地聘请很多企业专家教授比如:华为海思、飞腾、麒麟、景嘉微、中电长城、楠菲电子等;主要都是在芯片设计、芯片验证、封测领域具有丰富实战项目经验且从业十年多年的专家,面对面跟踪指导实战项目,还会邀请很多行业精英共同打造研讨会,最重要的是可以实操项目实践来检验自己的学习,这对于芯片设计这种重视实战项目经验的工作来言是非常靠谱的。最后,想参与实训项目及想往IC行业发展或者有不懂得地方可以直接后台滴滴我。看到一定会回复的。